PMC接口反射內(nèi)存節(jié)點(diǎn)卡
PMC-5565PIORC 128 MByte Memory, 多模
PMC-5565PIORC 128 MByte Memory, 單模
PMC-5565PIORC 256 MByte Memory, 多模
PMC-5565PIORC 256 MByte Memory, 單模
PCI接口反射內(nèi)存定購信息
PCI-5565PIORC 128MB內(nèi)存 多模光纖
PCI-5565PIORC 128MB內(nèi)存 單模光纖
PCI-5565PIORC 256MB內(nèi)存 多模光纖
PCI-5565PIORC 256MB內(nèi)存 單模光纖
PCIE接口反射內(nèi)存定購信息
PCIE-5565PIORC 128MB內(nèi)存 多模光纖
PCIE-5565PIORC 128MB內(nèi)存 單模光纖
PCIE-5565PIORC 256MB內(nèi)存 多模光纖
PCIE-5565PIORC 256MB內(nèi)存 單模光纖
同時(shí),采用CRC校驗(yàn)碼校驗(yàn)數(shù)據(jù)的正確性。一般的網(wǎng)絡(luò)接口設(shè)備在轉(zhuǎn)發(fā)數(shù)據(jù)是都采用存儲(chǔ)轉(zhuǎn)發(fā)的方式,轉(zhuǎn)發(fā)延遲過大,導(dǎo)致整個(gè)系統(tǒng)的延時(shí)加大,實(shí)時(shí)性降低。采用即時(shí)收/轉(zhuǎn)(邊收邊轉(zhuǎn)發(fā))模式,在接收數(shù)據(jù)的同時(shí)完成處理和轉(zhuǎn)發(fā),代替常用的存儲(chǔ)轉(zhuǎn)發(fā)模式,只需4個(gè)時(shí)鐘周期便可完成判斷&轉(zhuǎn)發(fā),典型數(shù)據(jù)幀是(長度256Byte)轉(zhuǎn)發(fā)延遲比存儲(chǔ)轉(zhuǎn)發(fā)縮短了30倍以上。實(shí)測(cè)延時(shí)小于0.6us。 3)光纖HUB的換網(wǎng)動(dòng)態(tài)重構(gòu)及數(shù)據(jù)監(jiān)測(cè)技術(shù)利用高速開關(guān)陣列及FPGA集成的高速收發(fā)器,構(gòu)建一個(gè)開關(guān)陣列,通過開關(guān)陣列的切換,形成內(nèi)外雙環(huán)的數(shù)據(jù)傳輸通路,是光纖網(wǎng)絡(luò)數(shù)據(jù)在邏輯上形成一個(gè)環(huán)形傳輸方式,并通過FPGA收發(fā)器實(shí)時(shí)采集數(shù)據(jù)實(shí)現(xiàn)網(wǎng)絡(luò)狀態(tài)的監(jiān)控及故障節(jié)點(diǎn)的自診斷自隔離。 4)高速電路設(shè)計(jì)及仿真驗(yàn)證技術(shù)光纖反射內(nèi)存網(wǎng)絡(luò)波特率2.5Gbps,電信號(hào)的這個(gè)數(shù)據(jù)通訊速率下傳輸,屬于高速電路設(shè)計(jì)。為保證數(shù)據(jù)可靠傳輸、保證系統(tǒng)的電磁兼容性、信號(hào)完整性,對(duì)電路板PCB設(shè)計(jì)提出了較高的要求。為保證設(shè)計(jì)質(zhì)量,采用了Cadence公司的SigXplorer軟件進(jìn)行電路仿真,對(duì)仿真結(jié)果進(jìn)行多輪迭代來改進(jìn)設(shè)計(jì)。